Low Power 3-2 and 4-2 Adder Compressors Implemented Using ASTRAN

کمپرسور جمع کننده برای پیاده سازی مدارات محاسباتی مانند مالتی پلکسرها و واحدهای پردازش سیگنال دیجیتال بکار می روند . از لینک زیر میتوانید مقاله Low Power 3-2 and 4-2 Adder Compressors Implemented Using ASTRAN‚ همراه با گزارش فارسی ترجمه و فایل شبیه سازی hspice آنرا خریداری کنید . (بیشتر…)

Highly Robust and Sensitive Charge Transfer Sense Amplifier for Ultra Low Voltage DRAMs

از لینک زیر میتوانید مقاله Highly Robust and Sensitive Charge Transfer Sense Amplifier for Ultra Low Voltage DRAMs همراه با گزارش فارسی ترجمه و فایل شبیه سازی hspice آنرا خریداری کنید. این مقاله مربوط به ieee و چاپ شده در سال 2013 میباشد . DRAMs Author(s) Choongkeun Lee Yonsei Univ., 134 Shinchon-dong, Seodaemun-gu, Seoul, Korea Hongil Yoon Published in: Quality Electronic Design (ASQED), 2013 5th Asia Symposium on Date of Conference: 26-28 Aug. 2013 Page(s): 227 - 232 Print ISBN: 978-1-4799-1312-1 INSPEC Accession Number: 13886846 ...

Design of a Low-Voltage High-Speed CMOS Integer-M Frequency Divider in WSN Applications

از لینک زیر میتوانید مقاله Design of a Low-Voltage High-Speed CMOS Integer-M Frequency Divider in WSN Applications‚ همراه با گزارش فارسی ترجمه و فایل شبیه سازی hspice آنرا خریداری کنید . این مقاله مربوط به سال 2012 ieee میباشد که اطلاعات آن را در ادامه میتوانید مشاهده نمایید . چکیده Frequency Divider در این مقاله یک مقسم فرکانسی صحیح 5GHz CMOS ولتاژ پایین برای کاربردهای WSN که از 2403 تا 2480 تغییر می کند ، ارائه شده است . مقسم شامل دو...

Design of a novel low power 8-transistor 1-bit full adder cell

از لینک زیر میتوانید مقاله Design of a novel low power 8-transistor 1-bit full adder cell همراه با فایل شبیه سازی hspice و گزارش فارسی آنرا خریداری کنید . An addition is a fundamental arithmetic operation which is used extensively in many very large-scale integration (VLSI) systems such as application-specific digital signal processing (DSP) and microprocessors. An adder determines the overall performance of the circuits in most of those systems. In this paper we propose a novel 1-bit full adder cell...